http://www.kadhoai.com.cn 2026-04-06 22:04:32 來源:Codasip
RISC-V定製計算領域的領導者Codasip®宣布:公司現在可為其定製RISC-V處理器內核提供Tessent™ Enhanced Trace Encoder增強型追蹤編碼器解決方案,該方案是西門子EDA的Tessent Embedded Analytics嵌入式分析產品線的成員產品。通過這一聯合解決方案,開發人員可以有效地追蹤和調試芯片和軟件之間的問題,並能準確了解基於Codasip RISC-V processor™處理器的最複雜定製設計的實時行為。
Codasip的RISC-V處理器完全可定製,並可完全適應應用的獨特需求。係統設計人員可以使用Codasip Studio™工具鏈找到最佳軟件和硬件的權衡點,並實現最優功能和PPA(功率、性能、麵積)。把針對處理器設計的可定製化處理器IP和工具組合在一起,使實現定製計算的自動化方法成為可能。為了使這種定製化服務對軟件開發人員可用,Codasip確保所有的工具都支持定製,包括編譯器和調試器。現在還包括追蹤解決方案。
在SoC中加入追蹤功能可以大大加快曾經非常耗時的軟件調試任務,從而減少項目啟動時間和軟件開發的成本。Codasip之所以選擇與西門子EDA合作開發其Trace Encoder編(bian)碼(ma)器(qi),是(shi)因(yin)為(wei)兩(liang)家(jia)公(gong)司(si)都(dou)堅(jian)信(xin)在(zai)整(zheng)個(ge)產(chan)品(pin)設(she)計(ji)流(liu)程(cheng)中(zhong)都(dou)能(neng)有(you)效(xiao)地(di)實(shi)現(xian)產(chan)品(pin)質(zhi)量(liang)。這(zhe)種(zhong)對(dui)質(zhi)量(liang)的(de)關(guan)注(zhu)使(shi)創(chuang)新(xin)成(cheng)為(wei)可(ke)能(neng),即(ji)使(shi)在(zai)最(zui)複(fu)雜(za)的(de)異(yi)構(gou)和(he)定(ding)製(zhi)設(she)計(ji)中(zhong),也(ye)能(neng)幫(bang)助(zhu)客(ke)戶(hu)顯(xian)著(zhu)提(ti)高(gao)生(sheng)產(chan)效(xiao)率(lv)。
Tessent Enhanced Trace Encoder增強型追蹤編碼器基於由調試和追蹤工作組(Debug and Trace Working Group)製定的RISC-V標準,該工作組由西門子的代表領導,西門子向RISC-V國際社區捐贈了Trace算法。然而,西門子的解決方案遠遠超出了RISC-V標biao準zhun,提ti供gong了le一yi個ge更geng高gao效xiao的de工gong具ju,在zai最zui複fu雜za係xi統tong的de開kai發fa中zhong提ti供gong顯xian著zhu的de生sheng產chan率lv效xiao益yi,並bing且qie還hai支zhi持chi自zi定ding義yi指zhi令ling。它ta對dui係xi統tong進jin行xing詳xiang細xi的de檢jian查zha,以yi找zhao到dao錯cuo誤wu及ji其qi根gen本ben原yuan因yin。它ta是shi周zhou期qi精jing確que的de,這zhe意yi味wei著zhe開kai發fa人ren員yuan可ke以yi深shen入ru了le解jie每mei一yi條tiao指zhi令ling。
Codasip戰略和生態係統副總裁Mike Eftimakis評論道:“Codasip對自己的處理器IP提出了很高的質量標準。為了確保其成果可支持出色的係統,我們需要一個超越RISC-V標準的追蹤解決方案。Tessent Enhanced Trace Encoder增強型追蹤編碼器專為我們客戶正在開發的複雜型和定製化係統進行了優化。”
“Tessent Embedded Analytics嵌入式分析工具可實現全係統實時調試和部署後的分析,從而幫助SoC提供商專注於產出高質量的、創新的產品等關鍵任務,並將其快速推向市場,”Siemens EDA Tessent部門副總裁兼總經理Ankur Gupta說道。“Codasip在幫助客戶滿足這些要求方麵享有卓越的聲譽,我們很高興能夠與其成為合作夥伴關係。”
Codasip將直接向客戶提供Tessent Enhanced Trace Encoder增強型追蹤編碼器解決方案,以簡化合同的複雜性。